УСТРОЙСТВО КРИПТОГРАФИЧЕСКОГО ПРЕОБРАЗОВАНИЯ ИНФОРМАЦИИ С ОБНАРУЖЕНИЕМ И КОРРЕКЦИЕЙ ОШИБОК

Λεπτομέρειες βιβλιογραφικής εγγραφής
Τίτλος: УСТРОЙСТВО КРИПТОГРАФИЧЕСКОГО ПРЕОБРАЗОВАНИЯ ИНФОРМАЦИИ С ОБНАРУЖЕНИЕМ И КОРРЕКЦИЕЙ ОШИБОК
Στοιχεία εκδότη: 2003.
Έτος έκδοσης: 2003
Θεματικοί όροι: криптографическое преобразование информации, патент
Περιγραφή: Устройство криптографического преобразования информации с обнаружением и коррекцией ошибок, содержащее ключевое запоминающее устройство (КЗУ), первый 32-разрядный сумматор по модулю 232, первые входы которого соединены с первыми выходами первого 32-разрядного накопителя, а выходы первого 32-разрядного сумматора по модулю 232 подключены к входам блока подстановки, регистр циклического сдвига, соединенный выходами с первыми входами первого 32-разрядного сумматора по модулю 2, вторые входы которого соединены с выходами второго 32-разрядного накопителя, первые выходы первого 32-разрядного сумматора по модулю 2 соединены с первыми входами первого и второго 32-разрядных накопителей, соединенных первой двунаправленной шиной входа-выхода между собой, а также с третьим и четвертым 32-разрядными накопителями соответственно через вторые двунаправленные шины входа-выхода, третий и четвертый 32-разрядные накопители по третьим двунаправленным шинам входа-выхода соединены со вторым 32-разрядным сумматором по модулю 232 и 32-разрядным сумматором по модулю (232-1) соответственно, второй 32-разрядный сумматор по модулю 232 вторыми входами соединен с выходами пятого 32-разрядного накопителя, а выходы шестого 32- разрядного накопителя подключены ко вторым входам 32-разрядного сумматора по модулю (232-1), второй 32-разрядный сумматор по модулю 2, первым входом соединенный с выходом первого 32-разрядного накопителя, вторым входом - с источником данных, а выходом подключенный к потребителю данных и ко второму входу второго 32-разрядного накопителя, при этом КЗУ содержит восемь 32-разрядных накопителей, отличающееся тем, что содержит блоки контроля с первого по шестой, первый и второй блоки исправления ошибок, соответствующие 32-разрядным накопителям КЗУ восемь r-разрядных накопителей хранения проверочных разрядов для КЗУ, количество разрядов которых определено мощностью корректирующего кода, накопитель хранения проверочных разрядов для блока подстановки, выходы накопителей хранения проверочных разрядов для КЗУ соединены с первыми входами первого блока исправления ошибок, вторые входы которого связаны с выходами КЗУ, а выходы первого блока исправления ошибок соединены со вторыми входами первого сумматора по модулю 232, выходы накопителя хранения проверочных разрядов для блока подстановки соединены с первыми входами второго блока исправления ошибок, вторые входы которого подключены к выходам блока подстановки, а выходы соединены со входами регистра циклического сдвига, первые, вторые и третьи входы первого блока контроля соединены с выходами первого блока исправления ошибок, первого 32-разрядного накопителя и вторыми выходами первого сумматора по модулю 232 соответственно, первые и вторые входы второго блока контроля подключены к выходам второго блока исправления ошибок и выходам регистра циклического сдвига соответственно, первые, вторые и третьи входы третьего блока контроля соединены с выходами регистра циклического сдвига, выходами второго 32-разрядного накопителя и вторыми выходами первого сумматора по модулю 2 соответственно, первые, вторые и третьи входы четвертого блока контроля подключены к выходам пятого 32-разрядного накопителя, третьей двунаправленной шине между третьим 32-разрядным накопителем и вторым 32-разрядным сумматором по модулю 232 и выходам второго 32-разрядного сумматора по модулю 232 соответственно, первые, вторые и третьи выходы пятого блока контроля соединены с выходами шестого 32-разрядного накопителя, третьей двунаправленной шиной между четвертым 32-разрядным накопителем и 32-разрядным сумматором по модулю (232-1), выходами 32-разрядного сумматора по модулю (232-1) соответственно, первые, вторые и третьи входы шестого блока контроля связаны с выходом источника данных, вторым выходом первого 32-разрядного накопителя и выходом второго 32-разрядного сумматора по модулю 2 соответственно, сигналы на выходах блоков контроля с первого по шестой являются флагами ошибок.
Τύπος εγγράφου: Book
Περιγραφή αρχείου: application/pdf
Σύνδεσμος πρόσβασης: https://openrepository.ru/article?id=31111
Αριθμός Καταχώρησης: edsair.httpsopenrep..e355dcbceb7ee44079883175c242bd3b
Βάση Δεδομένων: OpenAIRE
FullText Text:
  Availability: 0
Header DbId: edsair
DbLabel: OpenAIRE
An: edsair.httpsopenrep..e355dcbceb7ee44079883175c242bd3b
RelevancyScore: 770
AccessLevel: 3
PubType: Book
PubTypeId: book
PreciseRelevancyScore: 770.313781738281
IllustrationInfo
Items – Name: Title
  Label: Title
  Group: Ti
  Data: УСТРОЙСТВО КРИПТОГРАФИЧЕСКОГО ПРЕОБРАЗОВАНИЯ ИНФОРМАЦИИ С ОБНАРУЖЕНИЕМ И КОРРЕКЦИЕЙ ОШИБОК
– Name: Publisher
  Label: Publisher Information
  Group: PubInfo
  Data: 2003.
– Name: DatePubCY
  Label: Publication Year
  Group: Date
  Data: 2003
– Name: Subject
  Label: Subject Terms
  Group: Su
  Data: <searchLink fieldCode="DE" term="%22криптографическое+преобразование+информации%22">криптографическое преобразование информации</searchLink><br /><searchLink fieldCode="DE" term="%22патент%22">патент</searchLink>
– Name: Abstract
  Label: Description
  Group: Ab
  Data: Устройство криптографического преобразования информации с обнаружением и коррекцией ошибок, содержащее ключевое запоминающее устройство (КЗУ), первый 32-разрядный сумматор по модулю 232, первые входы которого соединены с первыми выходами первого 32-разрядного накопителя, а выходы первого 32-разрядного сумматора по модулю 232 подключены к входам блока подстановки, регистр циклического сдвига, соединенный выходами с первыми входами первого 32-разрядного сумматора по модулю 2, вторые входы которого соединены с выходами второго 32-разрядного накопителя, первые выходы первого 32-разрядного сумматора по модулю 2 соединены с первыми входами первого и второго 32-разрядных накопителей, соединенных первой двунаправленной шиной входа-выхода между собой, а также с третьим и четвертым 32-разрядными накопителями соответственно через вторые двунаправленные шины входа-выхода, третий и четвертый 32-разрядные накопители по третьим двунаправленным шинам входа-выхода соединены со вторым 32-разрядным сумматором по модулю 232 и 32-разрядным сумматором по модулю (232-1) соответственно, второй 32-разрядный сумматор по модулю 232 вторыми входами соединен с выходами пятого 32-разрядного накопителя, а выходы шестого 32- разрядного накопителя подключены ко вторым входам 32-разрядного сумматора по модулю (232-1), второй 32-разрядный сумматор по модулю 2, первым входом соединенный с выходом первого 32-разрядного накопителя, вторым входом - с источником данных, а выходом подключенный к потребителю данных и ко второму входу второго 32-разрядного накопителя, при этом КЗУ содержит восемь 32-разрядных накопителей, отличающееся тем, что содержит блоки контроля с первого по шестой, первый и второй блоки исправления ошибок, соответствующие 32-разрядным накопителям КЗУ восемь r-разрядных накопителей хранения проверочных разрядов для КЗУ, количество разрядов которых определено мощностью корректирующего кода, накопитель хранения проверочных разрядов для блока подстановки, выходы накопителей хранения проверочных разрядов для КЗУ соединены с первыми входами первого блока исправления ошибок, вторые входы которого связаны с выходами КЗУ, а выходы первого блока исправления ошибок соединены со вторыми входами первого сумматора по модулю 232, выходы накопителя хранения проверочных разрядов для блока подстановки соединены с первыми входами второго блока исправления ошибок, вторые входы которого подключены к выходам блока подстановки, а выходы соединены со входами регистра циклического сдвига, первые, вторые и третьи входы первого блока контроля соединены с выходами первого блока исправления ошибок, первого 32-разрядного накопителя и вторыми выходами первого сумматора по модулю 232 соответственно, первые и вторые входы второго блока контроля подключены к выходам второго блока исправления ошибок и выходам регистра циклического сдвига соответственно, первые, вторые и третьи входы третьего блока контроля соединены с выходами регистра циклического сдвига, выходами второго 32-разрядного накопителя и вторыми выходами первого сумматора по модулю 2 соответственно, первые, вторые и третьи входы четвертого блока контроля подключены к выходам пятого 32-разрядного накопителя, третьей двунаправленной шине между третьим 32-разрядным накопителем и вторым 32-разрядным сумматором по модулю 232 и выходам второго 32-разрядного сумматора по модулю 232 соответственно, первые, вторые и третьи выходы пятого блока контроля соединены с выходами шестого 32-разрядного накопителя, третьей двунаправленной шиной между четвертым 32-разрядным накопителем и 32-разрядным сумматором по модулю (232-1), выходами 32-разрядного сумматора по модулю (232-1) соответственно, первые, вторые и третьи входы шестого блока контроля связаны с выходом источника данных, вторым выходом первого 32-разрядного накопителя и выходом второго 32-разрядного сумматора по модулю 2 соответственно, сигналы на выходах блоков контроля с первого по шестой являются флагами ошибок.
– Name: TypeDocument
  Label: Document Type
  Group: TypDoc
  Data: Book
– Name: Format
  Label: File Description
  Group: SrcInfo
  Data: application/pdf
– Name: URL
  Label: Access URL
  Group: URL
  Data: <link linkTarget="URL" linkTerm="https://openrepository.ru/article?id=31111" linkWindow="_blank">https://openrepository.ru/article?id=31111</link>
– Name: AN
  Label: Accession Number
  Group: ID
  Data: edsair.httpsopenrep..e355dcbceb7ee44079883175c242bd3b
PLink https://search.ebscohost.com/login.aspx?direct=true&site=eds-live&db=edsair&AN=edsair.httpsopenrep..e355dcbceb7ee44079883175c242bd3b
RecordInfo BibRecord:
  BibEntity:
    Languages:
      – Text: Undetermined
    Subjects:
      – SubjectFull: криптографическое преобразование информации
        Type: general
      – SubjectFull: патент
        Type: general
    Titles:
      – TitleFull: УСТРОЙСТВО КРИПТОГРАФИЧЕСКОГО ПРЕОБРАЗОВАНИЯ ИНФОРМАЦИИ С ОБНАРУЖЕНИЕМ И КОРРЕКЦИЕЙ ОШИБОК
        Type: main
  BibRelationships:
    IsPartOfRelationships:
      – BibEntity:
          Dates:
            – D: 01
              M: 01
              Type: published
              Y: 2003
          Identifiers:
            – Type: issn-locals
              Value: edsair
          Titles:
            – TitleFull: УСТРОЙСТВО КРИПТОГРАФИЧЕСКОГО ПРЕОБРАЗОВАНИЯ ИНФОРМАЦИИ С ОБНАРУЖЕНИЕМ И КОРРЕКЦИЕЙ ОШИБОК
              Type: main
ResultId 1