-
1Academic Journal
Authors: A. A. Ivaniuk, А. А. Иванюк
Contributors: The author expresses sincere gratitude to the HTP resident company "Engineering Center Yadro", which is one of the YADRO development centers, for providing equipment for conducting experiments as part of the work of a joint educational laboratory with the Belarusian State University of Informatics and Radioelectronics, Автор выражает искреннюю благодарность резиденту ПВТ компании «Инженерный Центр Ядро», которая является одним из центров разработки YADRO, за предоставленное оборудование для проведения экспериментов в рамках работы совместной учебной лаборатории с Белорусским государственным университетом информатики и радиоэлектроники
Source: Informatics; Том 22, № 1 (2025); 73-89 ; Информатика; Том 22, № 1 (2025); 73-89 ; 2617-6963 ; 1816-0301
Subject Terms: симметрия путей, physically unclonable functions, configurable ring oscillator, programmable logic integrated circuits, symmetry of paths, физически неклонируемые функции, конфигурируемый кольцевой осциллятор, программируемые логические интегральные схемы
File Description: application/pdf
Relation: https://inf.grid.by/jour/article/view/1323/1126; Secure System Design and Trustable Computing / ed.: Ch. H. Chang, M. Potkonjak. – Switzerland : Springer, 2016. – 549 p. – DOI:10.1007/978-3-319-14971-4.; Hemavathy, S. Arbiter PUF – a review of design, composition, and security aspects / S. Hemavathy, V. S. K. Bhaaskaran // IEEE Access. – 2023. – Vol. 11. – P. 33979–34004. – DOI:10.1109/ACCESS.2023.3264016.; Maiti, A. Improved ring oscillator PUF: An FPGA-friendly secure primitive / A. Maiti, P. Schaumont // Journal of Cryptology. – 2011. – Vol. 24. – P. 375–397. – DOI:10.1007/s00145-010-9088-4.; Configurable ring oscillator PUF using hybrid logic gates / D. Deng, S. Hou, Z. Wang, Y. Guo // IEEE Access. – 2020. – Vol. 8. – P. 161427–161437. – DOI:10.1109/ACCESS.2020.3021205.; Extended abstract: The butterfly PUF protecting IP on every FPGA / S. S. Kumar, J. Guajardo, R. Maes [et al.] // Proc. of the IEEE Intern. Workshop on Hardware-Oriented Security and Trust (HOST), Anaheim, CA, USA, 09 June 2008. – Anaheim, 2008. – P. 67–70. – DOI:10.1109/HST.2008.4559053.; Corner models: Inaccurate at best, and it only gets worst / C. C. McAndrew, I.-S. Lim, B. Braswell, D. Garrity // Proc. of the IEEE 2013 Custom Integrated Circuits Conf., San Jose, CA, USA, 22–25 Sept. 2013. – San Jose, 2013. – P. 1–4. – DOI:10.1109/CICC.2013.6658428.; Ярмолик, В. Н. Двухмерные физически неклонируемые функции типа арбитр / В. Н. Ярмолик, А. А. Иванюк // Информатика. – 2023. – Т. 20, № 1. – С. 7–26. – DOI:10.37661/1816-0301-2023-20-1-7-26.; Global interconnections in FPGAs: modeling and performance analysis / T. Mak, C. D'Alessandro, P. Sedcole [et al.] // Proc. of Intern. Workshop on System Level Interconnect Prediction, Newcastle, United Kingdom, 05–08 April 2008. – Newcastle, 2008. – P. 51–58. – DOI:10.1145/1353610.1353621.; Karnik, T. An empirical model for accurate estimation of routing delay in FPGAs / T. Karnik, S.-M. Kang // Proc. of IEEE Intern. Conf. on Computer Aided Design (ICCAD), San Jose, CA, USA, 05–09 Nov. 1995. – San Jose, 1995. – P. 328–331. – DOI:10.1109/ICCAD.1995.480136.; Иванюк, А. А. Конфигурируемый кольцевой осциллятор с управляемыми межсоединениями / А. А. Иванюк, В. Н. Ярмолик // Безопасность информационных технологий. – 2024. – Т. 31, № 2. – С. 121–133. – DOI:10.26583/bit.2024.2.08.; Иванюк, А. А. Физически неклонируемые функции на базе управляемого кольцевого осциллятора / А. А. Иванюк, В. Н. Ярмолик // Безопасность информационных технологий. – 2023. – Т. 30, № 3. – С. 90–103. – DOI:10.26583/bit.2023.3.06.; https://inf.grid.by/jour/article/view/1323
-
2
-
3Academic Journal
Authors: Nikolay Ivanovich Chervyakov, Anton Sergeevich Nazarov, Yuliya Viktorovna Chernogorova, Nikolay Nikolaevich Kucherov
Source: Современная наука и инновации, Vol 0, Iss 1, Pp 15-21 (2022)
Subject Terms: многоразрядные числа, система остаточных классов, программируемые логические интегральные схемы, распределенная арифметика, конечные поля, multi digit numbers, residue number system, field-programmable gate array, distributed arithmetic, finite fields, International relations, JZ2-6530
File Description: electronic resource
-
4Academic Journal
Authors: Ivashko, A. V., Liberg, I. G., Lunin, D. A.
Source: Eastern-European Journal of Enterprise Technologies; Том 1, № 4 (103) (2020): Mathematics and Cybernetics-applied aspects; 6-10
Восточно-Европейский журнал передовых технологий; Том 1, № 4 (103) (2020): Математика и кибернетика-прикладные аспекты; 6-10
Східно-Європейський журнал передових технологій; Том 1, № 4 (103) (2020): Математика та кібернетика-прикладні аспекти; 6-10Subject Terms: автокореляційна функція, кореляція, згортка, програмовані логічні інтегральні схеми, дискретне перетворення Фур'є, autocorrelation function, correlation, convolution, programmable logical integrated circuits, discrete Fourier transform, UDC 004.31:681.5, 0202 electrical engineering, electronic engineering, information engineering, 02 engineering and technology, автокорреляционная функция, корреляция, свертка, программируемые логические интегральные схемы, дискретное преобразование Фурье
File Description: application/pdf
Access URL: http://journals.uran.ua/eejet/article/download/194342/197568
https://www.neliti.com/publications/308502/synthesis-of-fast-operating-devices-for-digital-signal-processing-based-on-the-n
https://cyberleninka.ru/article/n/synthesis-of-fast-operating-devices-for-digital-signal-processing-based-on-the-number-theoretic-transforms
http://journals.uran.ua/eejet/article/download/194342/197568
http://journals.uran.ua/eejet/article/view/194342
http://journals.uran.ua/eejet/article/view/194342 -
5Academic Journal
Authors: D. A. Sorokin, K. N. Alekseev, Supercomputers, I.I. Levin
Source: Bulletin of the South Ural State University. Series "Mathematical Modelling, Programming and Computer Software". 13:81-94
Subject Terms: field programmable gate array (FPGA), 0209 industrial biotechnology, УДК 004.382.2, поверхностное множественное предсказание, real-time problems, задачи реального времени, реконфигурируемые вычислительные системы, surface-related multiple prediction (SRMP), программируемые логические интегральные схемы (ПЛИС), 02 engineering and technology, 0101 mathematics, 01 natural sciences, reconfigurable computer systems
File Description: application/pdf
-
6Academic Journal
Authors: A. A. Ivaniuk, А. А. Иванюк
Source: Digital Transformation; Том 29, № 1 (2023); 36-47 ; Цифровая трансформация; Том 29, № 1 (2023); 36-47 ; 2524-2822 ; 2522-9613
Subject Terms: программируемые логические интегральные схемы, physically unclonable functions, programmable logic integrated circuits, физически неклонируемые функции
File Description: application/pdf
Relation: https://dt.bsuir.by/jour/article/view/739/273; Costiuc M., Maimut D., Teseleanu G. (2019) Physical Cryptography. IACR Cryptology ePrint Archive. Available: https://eprint.iacr.org/2019/1235.pdf (Accessed 19 September 2021).; Yarmolik V. N., Vashinko Ju. G. (2011) Physically Unclonable Functions. Informatika. 30 (2), 92–103 (inRussian).; Barker E., Kelsey J. (2015) Recommendation for Random Number Generation Using Deterministic Random Bit Generators. NIST Special Publication 800-90A. Available: http://dx.doi.org/10.6028/NIST.SP.800-90Ar1 (Accessed 19 September 2022).; Turan M. S., Barker E., Kelsey J., McKay K. A., Baish M. L., Boyle M. (2018) Recommendation for the Entropy Sources Used for Random Bit Generation. NIST Special Publication 800-90B. Available: https://doi.org/10.6028/NIST.SP.800-90B (Accessed 19 September 2022).; Buchovecka S., Lorencz R., Kodytek F., Buček J. (2017) True Random Number Generator Based on Ring Oscillator PUF Circuit. Microprocessors and Microsystems. 53, 33–41.; Athanas P., Pnevmatikatos D., Sklavos N. (eds.) (2013) A Systematic Method to Evaluate and Compare the Performance of Physical Unclonable Functions. Embedded Systems Design with FPGAs. New York, Springer. 245–267.; Kacprzak T. (1988) Analysis of Oscillatory Metastable Operation of an RS Flip-Flop. IEEE Journal of Solid-State Circuits. 23 (1), 260–266.; Zalivaka S. S., Ivaniuk A. A., Chang Ch. H. (2018) Reliable and Modeling Attack Resistant Authentication ofArbiter PUF in FPGA Implementation with Trinary Quadruple Response. IEEE Transactions on Information Forensics and Security. 14 (4), 1109–1123.; https://dt.bsuir.by/jour/article/view/739
-
7Academic Journal
Source: Известия Томского политехнического университета
Subject Terms: field programmable gate array, мониторинг опасных технологических объектов нефтегазовой отрасли, 0211 other engineering and technologies, беспилотные летательные аппараты, computer vision system, 02 engineering and technology, monitoring hazardous technological objects of oil and gas industry, свёрточные нейронные сети, convolutional neural networks, система компьютерного зрения, 0202 electrical engineering, electronic engineering, information engineering, нефтегазовая отрасль, unmanned aerial vehicles, программируемые логические интегральные схемы, опасные объекты, интегральные схемы
File Description: application/pdf
Access URL: http://izvestiya.tpu.ru/archive/article/download/2346/2099
https://cyberleninka.ru/article/n/intellektualnaya-sistema-kompyuternogo-zreniya-bespilotnyh-letatelnyh-apparatov-dlya-monitoringa-tehnologicheskih-obektov
http://izvestiya.tpu.ru/archive/article/download/2346/2099
http://earchive.tpu.ru/bitstream/11683/57117/1/bulletin_tpu-2019-v330-i11-04.pdf
https://cyberleninka.ru/article/n/intellektualnaya-sistema-kompyuternogo-zreniya-bespilotnyh-letatelnyh-apparatov-dlya-monitoringa-tehnologicheskih-obektov/pdf
http://earchive.tpu.ru/handle/11683/57117
http://izvestiya.tpu.ru/archive/article/view/2346
http://earchive.tpu.ru/handle/11683/57117 -
8Academic Journal
Contributors: Крышнёў, Ю. В.
Subject Terms: Мікрапрацэсарныя ядры, Программируемые логические интегральные схемы, Микропроцессорные ядра, PicoBlaze, Праграмаваныя лагічныя інтэгральныя схемы, ПЛИС
File Description: application/pdf
Access URL: https://elib.gstu.by/handle/220612/26818
-
9Academic Journal
Source: Вестник Томского государственного университета. Управление, вычислительная техника и информатика. 2022. № 59. С. 108-116
Subject Terms: LMS-фильтр, синтез высокого уровня, форматы с плавающей запятой, программируемые логические интегральные схемы
File Description: application/pdf
-
10Academic Journal
Subject Terms: обратная разработка, встраиваемые устройства, модификация данных запоминающих устройств, модификация данных, исследование встраиваемых устройств, модификация внутреннего программного обеспечения встраиваемых систем, динамическая отладка, программируемые логические интегральные схемы, динамическая модификация данных
-
11Report
Authors: Зоев, Иван Владимирович
Contributors: Марков, Николай Григорьевич
Subject Terms: программируемые логические интегральные схемы, свёрточные нейронные сети, беспилотные летательные аппараты, мониторинг опасных технологических объектов, система технического зрения, convolutional neural networks, field programmable gate array, unmanned aerial vehicles, monitoring of hazardous technological objects, computer vision system, 09.06.01, 004.415.2:004.932.2
File Description: application/pdf
Availability: http://earchive.tpu.ru/handle/11683/66271
-
12Conference
Contributors: Марков, Николай Григорьевич
Subject Terms: архитектура, нейронные сети, детектирование, объекты, изображения, компьютерное зрение, сверточные нейронные сети, программируемые логические интегральные схемы, ПЛИС
Relation: Молодежь и современные информационные технологии : сборник трудов XV Международной научно-практической конференции студентов, аспирантов и молодых учёных, 04-07 декабря 2017 г., г. Томск. — Томск, 2018.; http://earchive.tpu.ru/handle/11683/46447
Availability: http://earchive.tpu.ru/handle/11683/46447
-
13Academic Journal
Authors: T A Demenkova, O A Korzhova
Source: RUDN Journal of Engineering Research, Vol 0, Iss 2, Pp 17-25 (2016)
Subject Terms: тестирование, печатные платы, программируемые логические интегральные схемы, диагностика, электронные модули, периферийное сканирование, Engineering (General). Civil engineering (General), TA1-2040
File Description: electronic resource
-
14Conference
Contributors: Марков, Николай Григорьевич
Subject Terms: объекты, изображения, компьютерное зрение, нейронные сети, сверточные нейронные сети, архитектура, программируемые логические интегральные схемы, детектирование, ПЛИС
Access URL: http://earchive.tpu.ru/handle/11683/46447
-
15Academic Journal
Source: Вестник Томского государственного университета. Управление, вычислительная техника и информатика. 2019. № 46. С. 98-107
Subject Terms: циклические методы, БЧХ-коды, помехоустойчивые коды, декодирование, аппаратная реализация, программируемые логические интегральные схемы, табличные методы
File Description: application/pdf
-
16Academic Journal
Contributors: This work was partly supported by the Southern Scientific Centre of the Russian Academy of Sciences on the theme №0256-2015-0080 (00-16-15) of state task within the program I.5P, Работа выполнена при частичной финансовой поддержке Южного научного центра Российской академии наук по теме№0256-2015-0080 (00-16-15) государственного задания в рамках программы I.5П
Source: Computational Mathematics and Software Engineering; Том 5, № 4 (2016); 5-18 ; Вычислительная математика и информатика; Том 5, № 4 (2016); 5-18 ; 2410-7034 ; 2305-9052 ; 10.14529/cmse1604
Subject Terms: computer engineering, computational mathematics, reconfigurable computing systems, reconfigurable computer systems, FPGAs, numerical methods of mathematical physics, iteration parallelization, computational pipeline, вычислительная техника, вычислительная математика, реконфигурируемые вычислительные системы, программируемые логические интегральные схемы, численные методы математической физики, распараллеливание по итерациям, вычислительный конвейер
File Description: application/pdf
-
17Academic Journal
Authors: Klymenko, I. (Iryna), Kulakov, Y. (Yurii), Tkachenko, V. (Valentyna), Storozhuk, O. (Oleksandr)
Source: Eastern-European Journal of Enterprise Technologies
Subject Terms: Indonesia, якість обслуговування, качество обслуживания, quality of service, reconfigurable computing systems, reconfiguration overheads, Field-Programmable Gate Array (FPGAs), UDC 519.6:512.972, 004.27, реконфігуровні обчислювальні системи, накладні видатки реконфігурації, програмовні логічні інтегральні схеми (ПЛІС), реконфигурируемые вычислительные системы, накладные расходы реконфигурации, программируемые логические интегральные схемы (ПЛИС)
File Description: application/pdf
-
18Academic Journal
Source: Eastern-European Journal of Enterprise Technologies
Subject Terms: reconfigured computations, computation granularity, field-programmable gate arrays, communication delays, UDC 004.272.26, 004.274, реконфигурируемые вычисления, зернистость вычислений, программируемые логические интегральные схемы, коммуникационные задержки, реконфігуровні обчислення, зернистість обчислень, програмовані логічні інтегральні схеми, комунікаційні затримки, Indonesia
File Description: application/pdf
-
19Academic Journal
Authors: ЛЕВИН И.И., ДОРДОПУЛО А.И., ПЕЛИПЕЦ А.В.
File Description: text/html
-
20Academic Journal
Authors: ГЛУШКОВ А.Н., КОЛБОВ Б.Н., ЛИТВИНЕНКО В.П.
Subject Terms: ФАЗОВАЯ МАНИПУЛЯЦИЯ,ЦИФРОВАЯ ДЕМОДУЛЯЦИЯ,ПРОГРАММИРУЕМЫЕ ЛОГИЧЕСКИЕ ИНТЕГРАЛЬНЫЕ СХЕМЫ,VERILOG
File Description: text/html